Microchip全球首發3nm PCIe 6.0交換芯片,賦能AI數據中心高速互聯
關鍵詞: Microchip Switchtec Gen 6系列 PCIe 6.0交換芯片 3nm制程
10月13日,Microchip(微芯)正式發布了Switchtec?Gen?6系列PCIe交換芯片,這是全球首款采用 3?nm制程的PCIe?6.0交換芯片。這一突破性產品不僅在制程技術上實現領先,更在性能、帶寬和安全性方面樹立了行業新標桿,為人工智能(AI)、高性能計算(HPC)和下一代數據中心的高速互聯需求提供了關鍵支撐。

Switchtec Gen 6系列的核心優勢在于其先進的3nm制程與PCIe 6.0協議的深度融合。作為當前最先進的半導體制造工藝之一,3nm技術能夠在更小的芯片面積內集成更多晶體管,顯著提升能效比與運算密度。與此同時,PCIe 6.0標準將每通道帶寬提升至64 GT/s(Giga Transfers per second),相較PCIe 5.0實現翻倍。
旗艦型號的Switchtec Gen 6芯片可提供高達160條PCIe通道,支持20個端口和10個堆棧,通道可靈活分叉為×16或×8模式,滿足多樣化設備互聯需求。這意味著單顆芯片即可實現 CPU、GPU、SoC、AI 加速器和存儲設備之間的高速連接,成為數據中心內部“算力高速公路”的核心樞紐。
Microchip介紹,通過充當高性能互連,這些交換機可在服務器機架中的 GPU 之間實現更簡單、更直接的接口,這對于減少信號損耗并保持 AI 架構所需的低延遲至關重要。PCIe 6.0 標準還引入了流量控制單元 (FLIT) 模式、輕量級前向糾錯 (FEC) 系統和動態資源分配。這些改進使數據傳輸更加高效可靠,尤其適用于 AI 工作負載中常見的小數據包。這些更新可提高整體吞吐量并降低有效延遲。
Switchtec Gen 6還通過引入PCIe 6.0的FLIT(Flow Control Unit)模式、輕量級前向糾錯(FEC) 和動態資源分配等新技術,顯著提升了數據傳輸效率與鏈路穩定性。
Switchtec 還支持 NTB(非透明橋接)技術,用于連接和隔離多個主機域,并支持多播,以便在單個域內進行一對多數據分發。
在性能之外,Switchtec Gen 6同樣注重安全與可靠性。該芯片先進的安全功能包括硬件信任根和安全啟動,并采用符合商業國家安全算法套件 (CNSA) 2.0 標準的后量子安全加密技術,可保障數據在傳輸過程中的長期安全性。
Microchip數據中心解決方案業務部副總裁Brian McCarson表示:“人工智能時代的快速創新正促使數據中心架構擺脫傳統設計,轉向將組件組織成共享資源池的模式。通過將我們成熟的Switchtec產品線擴展至PCIe 6.0,我們正利用這項技術實現這一轉變,該技術可促進關鍵計算資源之間的直接通信,并提供我們迄今為止生產的最強大、最節能的交換機。”
責編:Jimmy.zhang